<menu id="6c4oc"><tt id="6c4oc"></tt></menu>
  • 新聞中心

    EEPW首頁 > 手機與無線通信 > 設計應用 > 集成式微型模塊接收器縮小多樣化基站設計

    集成式微型模塊接收器縮小多樣化基站設計

    —— Integrated μModule Receiver Shrinks Diversity Base Station Designs
    作者:Todd Nelson 凌力爾特公司混合信號產品信號鏈路模塊開發經理時間:2010-03-02來源:電子產品世界收藏

      大多數完整的蜂窩收發器均基于一個中頻 (IF) 采樣架構和用于主天線和分集天線的鏈路。一種常見的配置是采用 14 位模數轉換器 (),在 140MHz IF 上以 122.88Msps 速率采樣。 驅動器有一定的增益,以補償表面聲波 (SAW) 濾波器的插入損耗??紤]有兩個通道的基本配置,通過集成來縮小電路板空間很難,因為 、其驅動器和所有附屬無源組件之間的工藝技術不兼容。不過,使用系統級封裝 (SiP) 技術可提供一種富有吸引力和可替代傳統芯片集成的方法。

    本文引用地址:http://www.me-unplugged.com/article/106446.htm

      LTM9002雙通道、IF/基帶利用凌力爾特公司多年來積累的應用設計經驗,采用易于使用的 11.25mm×15mm微型模塊(mModule)封裝,參見圖 1。封裝內部有一個采樣率高達125Msps的高性能雙路14位 ADC、抗混疊濾波器、兩個固定增益差分ADC驅動器和一個雙路輔助DAC。通過整合這些組件,LTM9002消除了輸入阻抗匹配、濾波器設計、增益/相位匹配、通道間隔離和高頻布局的負擔,從而極大地縮小了電路板空間,并可加快產品上市。即使采用這種小型封裝,LTM9002也能保證高性能,這種高性能將提高很多通信應用和通信測試應用的性能。

      對于所有希望在對IF采樣、分集中的高動態范圍信號進行采樣時充分利用ADC之功能的設計師而言,擁有大量的實際操作應用經驗是一個先決條件。必需全面詳細地了解放大器輸出級和ADC前端以實現與阻抗的匹配,同時還需要謹慎地進行布局,以最大限度地減少至敏感模擬輸入的數字輸出耦合。良好布局對于保持 ADC 性能來說至為重要,然而苛刻的市場需求使布局變得復雜化,同時需要緊湊的設計和高通道密度。即使是最有經驗的工程師,如果他們的專長在 RF 或數字領域,那么這些設計需求對他們也可能構成考驗。

      多樣化 ADC 應用

      諸如多樣化接收器等多通道應用在性能標準中增加了通道匹配要求。與 I/Q 接收器類似,多樣化接收器需要卓越的通道隔離,因為串擾是以噪聲訛誤的形式出現的,用數字濾波可能更難以抑制。顯然,ADC 和驅動器電路的通道匹配和通道隔離直接影響系統級性能。對很多應用來說,這些錯誤在數字域不可能糾正。

      LTM9002 在 140MHz 輸入頻率上實現了 66dB 信噪比 (SNR) 和 76dB 無寄生動態范圍 (SFDR)。圖 2 顯示了在這些條件下的 FFT。SNR 是 ADC 和放大器性能以及放大器增益和濾波器帶寬的函數。放大器的內在噪聲與電壓增益成正比,因此,26dB 的放大將放大器噪聲提高了 20 倍,而 8dB 的放大只會將噪聲提高 2.5 倍。類似地,放大器噪聲 (以 nV/√Hz 為單位) 隨著濾波器帶寬的平方而增大。在評估整個信號鏈路時,記住這些關系很重要。


    上一頁 1 2 3 下一頁

    關鍵詞: Linear 接收器 ADC 基站

    評論


    相關推薦

    技術專區

    關閉
    熟妇女的欲乱
    <menu id="6c4oc"><tt id="6c4oc"></tt></menu>